FPGA通信SV報文延時累加功能設(shè)計
待服務商報價
FPGA
需求類型
電力系統(tǒng)以太網(wǎng)交換機的sv報文延時累加功能需求。在電力系統(tǒng)過程層以太網(wǎng)交換機中,sv報文需要測量它的交換時延,并將該值放置在報文中。使用FPGA實現(xiàn),需要達到20口千兆線速處理速度。
以太網(wǎng)交換機從接收到 SV 數(shù)據(jù)幀的第一個比特開始到按設(shè)定規(guī)則將該 SV 數(shù)據(jù)幀交換出交換機需要經(jīng)過一定的處理時間,該處理時間即為 SV 數(shù)據(jù)幀的交換延時,交換機將該值在 SV 數(shù)據(jù)幀的特定位置進行累加,可為該 SV 的訂閱設(shè)備提供 SV 數(shù)據(jù)幀在整個網(wǎng)絡中傳輸時延,從而可回溯到該 SV 數(shù)據(jù)幀發(fā)布的準確時刻。
目前已知方案為:使用FPGA芯片放置在交換芯片與phy芯片之間,F(xiàn)PGA可以通過軟件進行控制,處理SV報文時戳并計算或者旁路不計算。
全新開發(fā)逆向開發(fā)工控設(shè)備數(shù)字通信技術(shù)其他其他
進行中 2023-10-25發(fā)布
招標-按項目付費